在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2287|回复: 0

[原创] FPGA实战演练逻辑篇20:SDRAM电路设计

[复制链接]
发表于 2015-5-4 11:34:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

SDRAM电路设计

本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》

配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt



如图3.39所示,SDRAM的电路很简单,只要将地址总线、数据总线、控制总线连接到FPGAI/O口上即可。由于使用的是SDR SDRAM,应用中速率一般在100MHz左右,没有必要做等长处理,只要确保整体的走线长度不要过长,SDRAM的时钟走线干净可靠即可。此外,SDRAM的时钟信号SD1_CLK也不能随便找个FPGA引脚就乱接。(特权同学,版权所有)

1.jpg

3.39 SDRAM存储器接口电路


如图3.40所示,在FPGA这端,我们是把SD1_CLK专门连接到了PLL1_CLKOUTp这个引脚上。这个引脚有什么特别的,它又有什么学问?它的作用和它的名字一样,我们可以先找到它下面的一个引脚名为PLL1_CLKOUTn,他们是一对的,他们的时钟源是来自于FPGAPLL。为什么PLL输出的时钟一定要有专门的这样一对引脚呢?和前面的全局时钟网络存在的意义有异曲同工之妙。PLL到这对引脚上的延时相对是比较受控的,目的就是为了得到更低延时、更稳定可靠的时钟信号。SDRAM的时钟高达100MHz以上,所以就必须使用这个专用的引脚。(特权同学,版权所有)

2.jpg

3.40 FPGA端的SDRAM时钟引脚连接电路




您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 07:22 , Processed in 0.014258 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表