在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 18430|回复: 20

[求助] verilog导入cadence无法生成symbol,小女子在此谢过了

[复制链接]
发表于 2015-4-29 16:18:13 | 显示全部楼层 |阅读模式
50资产
导入verilog生成逻辑控制电路,但是有问题无法生成symbol,请大家帮忙看一下是什么问题,不胜感激。
*W,DLNOHV: Unable to find an 'hdl.var' file to load in.
TOOL:
ncvlog
05.50-E115: Started on Apr 29, 2015 at 15:26:03 CST
ncvlog
    -use5x
    -ESCAPEDNAME
    -work __nclib
    -view module
    -logfile ncvlog.log
    -cdslib /tmp/ihdl_cdsliba2756_22756
    -messages
    -nostdout
    -nocopyright
    /home/dianke/ic5141/design/sar_logic.v

file: /home/dianke/ic5141/design/sar_logic.v
assign start   =!en_! & en_reg;
                    |
ncvlog:
*E,EXPSMC (/home/dianke/ic5141/design/sar_logic.v,28|20): expecting a semicolon (';') [6.1(IEEE)].
                 begin
                     |
ncvlog:
*E,CSISYX (/home/dianke/ic5141/design/sar_logic.v,110|21): case item syntax error [9.5(IEEE)].
                default:
                      |
ncvlog:
*E,NOTSTT (/home/dianke/ic5141/design/sar_logic.v,114|22): expecting a statement [9(IEEE)].
               endcase
                     |
ncvlog:
*E,NOTSTT (/home/dianke/ic5141/design/sar_logic.v,119|21): expecting a statement [9(IEEE)].

module __nclib.sar_logic:module


errors: 4, warnings: 0

Total errors/warnings found outside modules and primitives:

errors: 0, warnings: 1

TOOL:
ncvlog
05.50-E115: Exiting on Apr 29, 2015 at 15:26:03 CST  (total: 00:00:00)

发表于 2015-12-15 19:23:23 | 显示全部楼层
回复 1# lin116


   不知道楼主这个问题是怎么解决的?
发表于 2015-12-15 19:52:10 | 显示全部楼层
just show your code
发表于 2015-12-29 17:20:02 | 显示全部楼层
这个怎么这么乱!
发表于 2016-8-23 09:55:18 | 显示全部楼层
LZ解决了吗?我也遇到相同的问题!跪求答疑
发表于 2016-8-23 17:16:47 | 显示全部楼层
我换了个服务器,同样的操作重新做了一遍,结果就对了,目前还没找到原因
发表于 2016-8-23 18:48:31 | 显示全部楼层
本帖最后由 sy1success 于 2016-8-24 10:03 编辑

我这两天刚遇到这个问题,情况和楼主一样,现在解决了,在这边说一下。
具体设置:
1、library manager里建立库mylibrary
2、file-> import verilog, 打开verilog in 窗口,如下图
      捕获.PNG
   1) Target Library Name:导入的文件即将存放的库mylibrary;
   2) Reference Libraries:(默认)
   3) verilog files to import:需要导入的verilog文件
   4)-v options: 综合时所用标准单元库中的verilog文件,如worst.v
   5)Import Structural Modules As: 根据需要,选择schematic and functional 等
   6)verilog Cell Module:根据需要设置,选择Import AS functional 等
   7) Power Net Name/Ground Net Name:与标准单元库中原理图的电源地name一致
点击OK即可生成,如下图,根据导入的verilog 生成相应的functional schematic symbol
导入前 1.PNG ; 导入后 2.PNG
3、奇怪的是,按照上面的设置,一开始并没有成功,而是出现跟楼主一样的问题,之后参考同一服务器下别人做的东西(同样的设置别人导出成功),将别人文件夹中start.sh等文件(如下图所示)拷贝过来,替换我自己原来文件夹里的文件,就可以成功导入了
4、可以参考《Digital VLSI Chip Design with Cadence and Synopsys CAD Tools》的Page333,
这本书电子版下载链接:http://bbs.eetop.cn/thread-229061-1-1.html
Capturqe.PNG
发表于 2016-10-7 22:58:24 | 显示全部楼层
回复 7# sy1success


    推测是这个start.sh文件有什么作用。可否分享一下文件?
发表于 2016-10-7 23:00:10 | 显示全部楼层
回复 1# lin116


  楼主这个问题现在解决了吗?我这儿是有些文件会出现这个问题。不知道怎么办。。。
发表于 2016-10-8 08:37:41 | 显示全部楼层
这。。。。。。。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 13:28 , Processed in 0.028513 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表