在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2231|回复: 0

[原创] 请教xilinx的xaui的恢复时钟驱动能力问题?

[复制链接]
发表于 2015-4-25 13:08:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
用过万兆以太网的xaui吗,用xaui的恢复时钟驱动整个逻辑是否可以?
我现在 是用 xaui的恢复时钟 做同源时钟 来驱动 fpga上的 大部分逻辑和输入输出管脚,但现在 的问题是:
出现了 从内部逻辑到 fpga管脚 报时序错误 ?是否因为 xaui的恢复时钟负载太重 ,  xaui的恢复时钟驱动能力不足造成的吗 ?
如果 过另一个pin输入一个时钟,并用另外一个 pll产生一个同频率的时钟,通驱动我的逻辑模块,就不会报错,但这样就要切换时钟域了,比较麻烦
如果不跨时钟区域的,有没有好的解决办法?是否可以增强 xuai的恢复时钟的驱动能力?

以前用altera的fpga,刚开始用xilinx的器件,不是很熟悉,看到有BUFG  BUFR等,能否通过xilinx 某个特殊的性能 来满足这个要求,而不必去跨时钟域??
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-15 00:19 , Processed in 0.016542 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表