在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3766|回复: 2

[原创] 【征文】基于FPGA的MIPI RFFE测试

[复制链接]
发表于 2015-4-14 10:04:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 muzilinvkouyue 于 2015-4-14 10:06 编辑

系统框图
       12.JPG
实际硬件连接图

          23.JPG
功能描述
这是个MIPI RFFE的测试系统,我们的芯片是MIPI RFFE的从机,需要外部提供主机的控制信号。考虑到时钟频率,测试便捷性的问题,最终选择了用FPGA板来充当MIPI RFFE的主机功能,提供需要的测试控制信号。

设计总结
测试系统比较简单,可历程却不是一帆风顺的。由于条件限制,所以手上没有现成的FPGA板,需要自己购买。挑选FPGA,网上一眼望去,多数都是图像处理,DDR相关的FPGA开发板。由于我需要FPGA的IO的输出高电平是1.8V,而市场上的基本上都是3.3V的,好不容易找到一块,测试结果却不是很理想,信号的过冲很严重,测试不是很稳定。最后通过在信号端串联电阻的方式解决了这个问题。
     虽然过程有点一波三折,最终问题解决了总是好的。对于一个前端的数字设计者,通过这个设计,算是接触到了硬件的门槛了吧,同时更好的理解了数字电路的核心是电路,不是code。
发表于 2015-4-14 21:40:14 | 显示全部楼层
不错,用FPGA搭一个小小的测试系统
发表于 2015-4-19 22:05:52 | 显示全部楼层
不错,目的性很强的一个FPGA应用。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 00:30 , Processed in 0.022337 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表