在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2306|回复: 2

[求助] 版图与电路图中电阻阻值不同是什么情况

[复制链接]
发表于 2015-4-9 23:40:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟用的55nm工艺,在前仿后仿时发现电路图和版图中的电阻宽和长都相同,但是阻值不同。这是怎么回事呢?跟pdk的某个参数有关么?跟calibre的选项有关么?  怎么样才能把版图和电路图中的电阻阻值变得一致呢?多谢各位大神解答!

下面是一个电阻R5在电路图和版图中的网标信息。 可以看到阻值差了60多欧。

R5(Vout net044 0) opndres w=400n l=1.355u r=500.125 s=1 pbar=1 rsx=50 \



dtemp=0 psdist=0 m=1 par=1


XRR5(
net044 Vout gnd! ) opndres r=432.956m=1 w=4e-07 l=1.355e-06
pbar=1 \ s=1



发表于 2015-4-10 10:58:03 | 显示全部楼层
很正常,版图计算了工艺误差。以版图command file为基准吧,实在不行,得修改layout rule文件。
发表于 2015-4-10 12:32:27 | 显示全部楼层
楼上,版图没有计算工艺误差。差那么多也不正常。
版图中的电阻如果是蛇形电阻,拐角处的阻值约等于1/2方阻。如果拐角太多,阻值变化就大。想要精确,一般电阻分段后用金属连线,接触孔多打几个,影响就会比较小。

但是你的电阻才三个多方块,就差那么多?检查一下方阻定义是不是一致。一般总值差5%可以接受。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 14:50 , Processed in 0.016088 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表