在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1786|回复: 3

[求助] 我想在FPGA上实现几个环振,但是综合的时候会综合掉一些信号,怎么办啊?

[复制链接]
发表于 2015-4-6 14:44:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计输入采用的verilog的行为描述,用奇数级反相器组成环振,综合之后看RTL,发现完全不符合想要的环振,应该怎么保持住啊??
发表于 2015-4-6 23:13:07 | 显示全部楼层
晕。。你还环振。。。大哥,你把FPGA想得太高级了,两个反相器直接给你综合掉,因为大多数的综合器认为2级反向逻辑,等于同相,是多余的,可以干掉。。。
还有,FPGA适合做的东西,不是这些杂七杂八的“源”,而是人为定义的功能,例如做个某某MAC层通信协议。
在FPGA内最好别做组合逻辑反馈环,比如反相器级联的环振,这是违背FPGA设计原则的,组合逻辑反馈环在时序差的时候,容易导致电路工作不稳,还不好查原因。
发表于 2015-4-7 08:29:17 | 显示全部楼层
要设置dont_touch,防止单元优化掉。
环路还需要初始化,防止频率锁定到倍频上。
如果需要频率稳定的,还需要晶振时钟作参考时钟时行锁相。
发表于 2015-4-7 17:03:02 | 显示全部楼层
如果你想要振荡器的话,FPGA上有现成的PLL ip
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:00 , Processed in 0.016428 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表