在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: hxx52021

[讨论] DDR PHY的讨论

[复制链接]
 楼主| 发表于 2015-4-3 12:44:06 | 显示全部楼层
回复 7# woodhorse
PHY就是控制器和SDRAM的接口,用来实现数据和命令的时序对准等
发表于 2015-4-3 16:32:34 | 显示全部楼层
回复 10# hxx52021


   数字DLL性价比超过模拟DLL。在DDR PHY上没有必要用模拟DLL。
 楼主| 发表于 2015-4-4 18:44:59 | 显示全部楼层
回复 12# woodhorse


恩恩,是的,我现在就打算做数字的PHY,大牛您了解不
发表于 2015-4-4 21:14:37 | 显示全部楼层
回复 13# hxx52021


    我不是大牛。有问题可以一起讨论。
 楼主| 发表于 2015-4-5 10:17:49 | 显示全部楼层
回复 14# woodhorse


   恩恩,这个DDR 的PHY 终究来说是要满足DDR的读写、命令的时序要求,但是为什么我现在还没搞懂
发表于 2015-4-6 22:44:43 | 显示全部楼层
回复 15# hxx52021


因为DDR频率高,时序难做,所以在DDR控制器后增加PHY。接口时序由PHY负责,这样系统就简单了。所以在低频的SDR或DDR一代都可以没有PHY。
发表于 2015-4-6 22:54:35 | 显示全部楼层
不太懂,好像涉及到DLL,欢迎随时更新进展,大家学习学习!
 楼主| 发表于 2015-4-7 23:04:24 | 显示全部楼层
回复 16# woodhorse

是啊,看了一个多星期了,感觉主要就是读写数据通路,和时钟域转换,时钟上下沿传输转换等,但是具体的细节还得好好弄懂
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 13:33 , Processed in 0.023363 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表