在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: hqiwei198

[讨论] Capacitor less low drop out regulator (LDO)

[复制链接]
发表于 2015-3-13 09:18:20 | 显示全部楼层
如果确定应用就是3.3-1.2,用NMOS是合适的,面积小,更稳定。2.5-1.2用NMOS是有点累的。所以要清楚知道应用。
发表于 2015-3-14 15:45:16 | 显示全部楼层
回复 8# hqiwei198


   LDO优势不在效率,优点就是fully integration, low noise, high density。 效率不行的
发表于 2015-3-14 18:30:20 | 显示全部楼层
If the VOUT needs to closed to VIN(Low drop output), LDO needs uses PMOS,
and I agree with naoz's reply.

mpig
发表于 2015-3-15 01:24:35 | 显示全部楼层
回复 12# naoz


   我3.5输出3.3,效率怎么不行--
发表于 2015-3-15 13:34:28 | 显示全部楼层
回复 6# lionlinok

还没入门
发表于 2015-3-15 13:35:21 | 显示全部楼层
回复 8# hqiwei198

LDO的优势不是效率
 楼主| 发表于 2015-3-15 19:22:38 | 显示全部楼层
回复 12# naoz


   如果LDO不看重效率的话,那么用PMOS跟NMOS比,优点在哪?很明显NMOS更加稳定,PMOS的drop voltage要小一些(驱动同等电流的话)。
 楼主| 发表于 2015-3-15 19:25:43 | 显示全部楼层
回复 11# superchildren


   如果用3.3V到1.2V,LDO跟芯片其他都集成在一起的话,会不会存在危险?我的意思是说,LDO起始输出可能是3.3V,这样会不会烧坏1.2V的管子?
 楼主| 发表于 2015-3-15 19:31:54 | 显示全部楼层
回复 16# semico_ljj


   为什么很多论文都是用的PMOS,然后用一些复杂的结构来移动pole位置,提高稳定性。直接用NMOS的话,就不存在稳定性的问题了。那么LDO里面,NMOS与PMOS的差别主要体现在Vin-Vout=drop大小上了,drop越小,效率就越高。如果不考虑效率的话,为什么不用NMOS?
发表于 2015-3-15 21:54:13 | 显示全部楼层
回复 18# hqiwei198

你是不是还没做过实际项目,还是学生,没有人指点你,现了解一下工艺的MOS器件?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 01:03 , Processed in 0.027397 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表