在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 11314|回复: 13

[求助] CDR的jitter仿真

[复制链接]
发表于 2014-11-23 15:26:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请问怎么仿真得到CDR恢复出来的数据和时钟的rms jitter?如何仿真整个CDR环路输出时钟的phase noise?
cadence计算器里的eyediagram得到的眼图怎么看出jitter信息啊?
 楼主| 发表于 2014-12-13 10:06:49 | 显示全部楼层
回复 1# hustcg

我用pss+pnoise仿真得到的CDR的phase noise曲线 如下,不知道是不是设置上有问题?

    a.jpg
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-12-13 10:07:57 | 显示全部楼层
不知道为什么phase noise的纵轴值是正的,跟仿VCO的情况不一样啊
回复 支持 反对

使用道具 举报

发表于 2014-12-13 19:02:21 | 显示全部楼层
眼图根本看不了抖动,tran仿真不包含器件噪声
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-12-14 12:45:11 | 显示全部楼层
回复 4# 何平

嗯,之前也听人说过,那仿真眼图可以看什么呢?之前是没办法,是因为pss+pnoise不收敛,改设置后虽然收敛了,但phase noise曲线如上,还是有问题?
回复 支持 反对

使用道具 举报

发表于 2014-12-14 17:19:12 | 显示全部楼层
回复 5# hustcg


   仿真眼图只可以看看由杂散引起的确定性抖动,PLL整体的输出相位噪声你都可以在cadence里面仿出来?是不是CDR分频比为1所以好收敛,我觉得最好是仿真出每一个局部模块的相位噪声,然后在MATLAB里面去拟合
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-12-14 19:48:28 | 显示全部楼层
回复 6# 何平

嗯,是这样的情况,我的CDR分频比为1,但不清楚整个环路跑psss+pnoise的设置和单个模块跑时的区别?
回复 支持 反对

使用道具 举报

发表于 2014-12-15 14:57:32 | 显示全部楼层
回复 7# hustcg


   和分频器一样
回复 支持 反对

使用道具 举报

发表于 2015-4-10 17:36:10 | 显示全部楼层
good article
回复 支持 反对

使用道具 举报

发表于 2015-4-19 12:12:18 | 显示全部楼层
内容学习
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-20 16:58 , Processed in 0.018549 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表