在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3384|回复: 0

[求助] 关于ALTLVDS_TX/RX无法使用相位偏移的问题

[复制链接]
发表于 2014-11-13 10:24:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 黑羽肃霜 于 2014-11-13 10:26 编辑

我非常简单的例化了一个LVDS_TX的程序
module LVDS_test (
    input  clk,    // Clock
    output [1:0]tx_out,
    output TCLk
    );

AD9928_SIM_tx LVDS_TX_TEST(
    .tx_in      (16'hA5_F0),
    .tx_inclock (clk),
    .tx_out     (tx_out),
    .tx_outclock(TCLk)
    );
endmodule


数据用固定的0xA5F0,输入40MHz时钟,输出是两通道,每通道有8个串行因子(2channel*8factor)
输出是320Mbps(如下图)
问题2.jpg 问题1.jpg
我希望输出的是一个下图这样的波形,所以需要在输出端设置一个90°的相位偏差。但是不论我怎么调整,仿真出来的图时钟无法达到我想要的效果

SIM.jpg 28.jpg


另外我想请教一下,
1.SERDES开始的24bit数据是用来做LVDS的同步的吗?他是根据什么规律产生的?
2.我如果做一个LVDS_RX的话,这部分同步的数据是否也会被当做正常数据来接收?如何屏蔽掉他呢?
3.LVDS_RX的DPA有什么设置呢?4.我在上图的设置中,输入端并没有改变clk的相位,为什么他的相位和TCLK的相位有偏差呢
5.关于LVDS的同步时序部分,我找不到相关的资料,想请教一下谁有呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 20:29 , Processed in 0.027637 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表