在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3000|回复: 1

[求助] 大神们求回答小弟一个弱爆了的问题

[复制链接]
发表于 2014-9-29 21:48:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近在做一个memory logic的simulation。。。结果发现xilinx ise里面的isim报错说

ERROR: In process address_combinor.vhd:65
FATAL ERROR:ISim: This application has discovered an exceptional condition from which it cannot recover. Process will terminate. To search for possible resolutions to this issue, refer to the Xilinx answer database by going to http://www.xilinx.com/support/answers/index.htm and search with keywords 'ISim' and 'FATAL ERROR'.


小弟的code在ise里面编译综合是没啥问题的,但是到了sim的时候就出毛病了。。。
65行内容是:
signal Dnum, logNnum, Ntemp : integer;
signal vabit : bit_vector(addr_width - 1 downto 0);
signal vabitll : bit_vector(addr_width - 1 downto 0);
signal vnumun : unsigned(addr_width - 1 downto 0);
signal vnum, hnum : std_logic_vector(addr_width-1 downto 0);

signal rowaddr : std_logic_vector(addr_width - 1 downto 0);


begin


logNnum <= conv_integer(logN);
Dnum <= conv_integer(logD);
Ntemp <= logNnum - Dnum;
vabit <= to_bitVector(va);
vabitll <= vabit sll ntemp; -----------65
vnum <= to_stdLogicVector(vabitll);
hnum <= ha;
rowaddr<= hnum + vnum;

finalrow<= rowaddr;


小弟是菜鸟。。。项目的程序太大实在是没法都贴上来。。。大神们能不能帮忙看看有没有类似的经验?

发表于 2014-10-18 21:14:12 | 显示全部楼层
楼主以前是用C的吧?
声明为INTEGER变量最好给范围。 signal para:integer 0 to 100 := 0;
*_VECTOR声明宽度是不能用变量的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 14:29 , Processed in 0.019182 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表