在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3257|回复: 4

[求助] 求问这个regulator的原理或来历,可提供1.5G内30dB的PSRR

[复制链接]
发表于 2014-9-15 20:21:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
A 225mW 28Gb/s SerDes in 40nm CMOS With 13dB
of Analog Equalization for 100GBASE-LR4 and
Optical Transport Lane 4.4 Applications

论文共两页   用到了一个regulator可以同1.5G带宽内的30dBpsrr   
这篇论文中图19.2.4   非常牛逼   

但是晚辈不懂原理   求大牛指点   不胜感激!

PS   无法添加附件   还请原谅
发表于 2014-9-16 10:58:47 | 显示全部楼层
我认为主要应该是通过C1来提高PSR。当VDD变化时,C1使MPs的Gate跟随变化,所以高频的PSR很好
发表于 2014-9-16 15:27:47 | 显示全部楼层
回复 1# youngs

能上个 论文嘛
发表于 2014-9-16 15:56:38 | 显示全部楼层
上个图也好啊
发表于 2018-1-31 16:45:50 | 显示全部楼层
谁有这篇论文呢?发个新帖啊。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 09:48 , Processed in 0.035845 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表