在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: shine_hh

[求助] FPGA芯片间程序移植

[复制链接]
发表于 2014-8-13 11:34:42 | 显示全部楼层
回复 10# shine_hh

你看下两种芯片的封装参数,ff**-2,类似这个的一个数字,表示使用了多少个PIN脚。
应该是不同的,容量大的芯片一般比小的封装要大,
基本上来说,你不说对程序对大的修改,只要换新的PIN脚分布把约束改好。同时,CLOCK PIN的位置、其它硬核的位置,比如用到GT之类,这些位置可能要相应地调整,让它们更合适(如相同作用的PIN放的位置尽量在同一个BANK、时钟资源放在同一个上或下半部分、GT所在的时钟域与PIN脚也大概在同一个时钟域等)。
后面我说的也许不用大管,属于优化性质,先用起来再说。
发表于 2014-8-14 10:42:06 | 显示全部楼层
同系列的芯片,理论上说是可以实现,百分之百的性能和功能移植的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-27 12:14 , Processed in 0.014342 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表