在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2175|回复: 6

[求助] 与 VDD 无关,且 Duty 为 98% 以上的 Clock ??

[复制链接]
发表于 2014-6-21 15:20:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

我现在有个 1MHz with Duty of 50% clock 信号,

如何设计与VDD 无关,且Duty 98% 以上的电路?


有人有这方面的经验或相关论文的探讨吗?

发表于 2014-6-21 20:08:37 | 显示全部楼层
一个delay就完事了
 楼主| 发表于 2014-6-21 22:34:38 | 显示全部楼层
回复 2# jiang_shuguo

请问有何种架构的delay VDD 无关?

愿闻其详

发表于 2014-6-22 02:24:30 | 显示全部楼层
回复 3# shaq


   看你在不在乎noise,用个current source,把电流恒定了,delay也就是电流和电容的关系了。
发表于 2014-6-23 09:02:24 | 显示全部楼层
回复 3# shaq


    你需要基准,电流源,和C
发表于 2014-6-23 09:05:33 | 显示全部楼层
20ns 就算与电源无关,也变化蛮大的。
发表于 2014-6-23 10:49:11 | 显示全部楼层
delay + xor
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 02:48 , Processed in 0.023719 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表