在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 何平

[求助] PLL仿真相位噪声与时钟抖动

[复制链接]
发表于 2014-11-24 12:49:56 | 显示全部楼层
好东西!!!
发表于 2014-11-24 14:12:57 | 显示全部楼层
有用!非常好!
发表于 2014-11-24 14:22:46 | 显示全部楼层
同问 求解答
发表于 2014-12-18 22:00:33 | 显示全部楼层
学习学习
发表于 2015-5-6 14:16:57 | 显示全部楼层
回复 5# cadence小神


   你好,请教下这个仿真方法。资料里仿真第二类PLL,为什么cp后面加10fF电容,而不是加loop filter?做phase noise仿真,phase noise指的是噪声能量和信号能量的比值。为了做pss需要充电电荷和放电电荷相同,vtune电压不变,这时vtune上没有信号,phase noise是vtune电压噪声和什么信号的比值呢?
发表于 2015-5-27 21:41:21 | 显示全部楼层
学习~
发表于 2015-5-29 23:42:31 | 显示全部楼层
GOOD IDEA
发表于 2015-6-13 21:06:26 | 显示全部楼层
谢谢,学习一下。
发表于 2015-6-28 00:49:57 | 显示全部楼层
回复 5# cadence小神


   感谢~!小弟刚刚接触锁相环,有很多基础知识不太明白,请问有没有什么书籍详细讲解相噪和Jitter的理论推导?最好是中文的。万谢!
发表于 2015-9-23 10:53:48 | 显示全部楼层
回复 15# duoyun


   您好,请问这个问题您弄明白了吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 11:24 , Processed in 0.026094 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表