|
发表于 2020-8-26 10:38:31
|
显示全部楼层
PLL 需一个很大 low pass filter . 一般PLL 有 lock range , locking time 因为要用很快频率去锁 需要时间欧
PLL 是需 low pass filter 给VCO 产生高频去锁住低频 , 以 VCO 调整讯号 , clock 是VCO 重新产生的,他的频率跟 input clock 可以脱钩,可以用来做倍频,甚至是非整数倍频电路。也是可以产生很多不同 phase 讯号
DLL是需 delay buffer调整相位 , 以 Delay Line 调整讯号 , DLL 的 clock 是一堆 delay buffer 产生 频率还是跟 input clock 相同,无法用来做倍频。 也因为 DLL 用一堆 delay buffer,可以产生很多不同 phase 讯号。也许可以拿来调整 setup time/ hold time。
|
|