在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: lsp22

[求助] Candence中占空比可调方波

[复制链接]
发表于 2022-4-5 10:35:42 | 显示全部楼层


萧sin_sang 发表于 2022-3-29 12:08
// VerilogA for osc, veriloga

`include "constants.vams"


感谢大佬!
发表于 2022-9-15 11:08:39 | 显示全部楼层


萧sin_sang 发表于 2022-3-29 12:08
// VerilogA for osc, veriloga

`include "constants.vams"


能解释一下这个verilog a怎么使用吗 ,生成的symbol 输入给什么啊
发表于 2022-9-16 12:18:52 | 显示全部楼层


jojenwong 发表于 2022-9-15 11:08
能解释一下这个verilog a怎么使用吗 ,生成的symbol 输入给什么啊


生成的symbol输入给一个脉冲电流源,用来作比较和输出。
发表于 2022-10-13 15:31:18 | 显示全部楼层
可以用tran里设置变量来改变脉宽
发表于 2023-4-24 16:50:11 | 显示全部楼层


青山不改水长 发表于 2021-12-28 17:24
如果是仿真要用的话,可以用Vpulse,设置脉宽“pulse width”是高电平的持续时间。
...


感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-5 18:05 , Processed in 0.016955 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表