在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 咖啡猫

[求助] 版图drc验证

[复制链接]
发表于 2014-5-6 21:00:27 | 显示全部楼层
回复 10# 咖啡猫


   没区别,NMOS是默认衬底接地。
发表于 2014-5-6 22:49:10 | 显示全部楼层
忽略吧
发表于 2014-5-7 09:03:33 | 显示全部楼层
这个可以忽略的,如果你放到whole chip上还有此问题就必须加dummy了
发表于 2014-5-7 09:51:02 | 显示全部楼层
poly和金属密度问题,block可以忽略,但是full chip还是要把这个问题解决掉的,添加dummy  fill
发表于 2014-5-7 18:27:09 | 显示全部楼层
这个,没事的
发表于 2014-5-11 00:15:22 | 显示全部楼层
本帖最后由 max_max 于 2014-5-11 17:00 编辑

回错了
发表于 2014-5-11 00:33:12 | 显示全部楼层
本帖最后由 max_max 于 2014-5-11 01:18 编辑

密度问题如果是全芯片跑的画,最好是用calibre自动fill dummy。
发表于 2014-5-12 21:59:55 | 显示全部楼层
you don't need to consider min density rule. minimum density rule meets final dummy layer addition step
发表于 2014-5-12 22:42:45 | 显示全部楼层
发表于 2014-5-13 22:25:58 | 显示全部楼层
在画单元模块中金属密度和poly密度可以不用管,总图跑DRC还出现密度问题时,可以加上dummy解决这个问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 18:05 , Processed in 0.029887 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表