在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3152|回复: 2

[求助] DRACULA-LVS验证电阻阻值和SUB-TYPE不匹配问题

[复制链接]
发表于 2014-3-13 19:46:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
采用的是CSMC 0.5um的工艺库。

使用了任rhr2k和rnpoly1两种类型的电阻。

layout时采用了直接调用pdk,按照schematic上的W/L设置。

LVS后出现两个问题:
1.是所有的电阻都阻值大小不匹配
2.是rnpoly1电阻LVS检查后提示SUB-TYPE不匹配。schematic的中SUB-TYPE=NY,layout中SUB-TYPE=R1.

大家有没有遇到过这种问题,请问是如何解决的?
发表于 2014-3-14 09:30:29 | 显示全部楼层
回复 1# memorui

看样子,应该是lvs rule的问题啊
发表于 2015-8-25 11:30:15 | 显示全部楼层
到LVS文件里修改电阻的寸底的属性,把改成跟版图一样的属性
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 22:12 , Processed in 0.668189 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表