在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1599|回复: 0

[求助] Pipeline 1.5/stage中MDAC的问题求教

[复制链接]
发表于 2014-3-10 21:32:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
详细叙述一下我出现的问题,在Pipeline ADC中,手头上有两个运放,一个一级的,一个两级的,采用一样的开关电容式共模反馈电路,但是目前,仅仅一级运放的MDAC电路能够仿真出来正确的结果,同样的电路结构,同样的时序,同样的输入,仿真出来的结果却一个正确一个错误,试过更改电容,试过调整后面的负载,输入电平也尝试调整过,但是两级运放的输出结果就是不对,请大神给指教一下,我应该从哪个方面入手解决这个问题,目前是MDAC拉出来单独仿真,参考电平目前悬空,所有仿真的条件都是一致的(除了运放),1.1V供电电压,40nm,共模选的750m,单端输入为750+—125m,负载1.2p,采样电容,600fF,另外两级运放可以完成SH电路的采样功能,证明运放有这个能力,外部给的电平也是一样的。仅仅把不正确的结果贴出来,让大家给我点建议,谢谢了,目前我猜测一个可能是时序问题导致运放没有正常工作,另外一个是共模电平没处理好,或者自己犯二把某根线接错了。




图像 21.jpg
图像 15.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-31 16:48 , Processed in 0.016165 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表