在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1717|回复: 0

[求助] 综合或者后端能把时钟反向了么?

[复制链接]
发表于 2014-3-6 21:50:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我们一个SOC片子,后仿有BUG ,CPU复位后应该从0x0处取址找程序入口,结果这个addr0给出有1bit的x     观察发现系统AHB总线上CPU给出的信号都在HCLK的下降沿变化。CPU是别人软核,前仿都是正沿,但是我们看不到内部是怎样的。    因为综合没有抹掉层次,所以后仿真还是有CPU层次的,发现CPU除了HCLK外还多了好几个HCLK_***的时钟信号,这应该是时钟树插进去的,但是我发现这个时钟就是相互反向的,不知道是不是这个可以确定问题就是因为时钟不同象引起的?? 插时钟树如果是工具完成的应该不会有这样的错误吧,插BUF的时候多了个反向器?
     综合后的fomal过了的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 02:33 , Processed in 0.014807 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表