手机号码,快捷登录
找回密码
登录 注册
您需要 登录 才可以下载或查看,没有账号?注册
当在stdcell的pin端打V12时会出现很多图中情况,V12的M1与stdcell的M1 blockage间距不满足要求,像这种情况如果选用M1和M2均为垂直方向的VIA12可以避免DRC报错,一般PR工具会自动选择合适的VIA12以避免DRC错,但是工具还是报了很多这样的错误,这个问题怎么解决?有什么优化via的方法吗?
举报
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-3-5 00:26 , Processed in 0.027655 second(s), 7 queries , Gzip On, Redis On.