在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1655|回复: 2

[讨论] 综合时clock buffer的问题

[复制链接]
发表于 2013-12-12 10:28:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
clock buffer一般用于CTS,但是我做综合的时候,由于有的基本输出端负载很大(实际上也很大),普通的buffer驱动能力都不足,因此DC在路径中插入了clock buffer来驱动。我想问下,clock buffer能用在除clock tree以外的路径中吗?这样的负面影响是什么?谢谢!
发表于 2013-12-12 22:06:39 | 显示全部楼层
clock buffer和普通buffer其实功能上是一致的。
但是,clock信号翻转率,占空比之类的指标要求比较严格。所以一般的clock buffer会添加一些保护之类的东西来增强SI,等等
所以面积一般会大一些。
而且,在lib里,clock buffer往往是默认为dont use。  在CTS的时候,加入到一个专用的list里面用。
发表于 2013-12-12 23:11:12 | 显示全部楼层
回复 1# hit0821201


    功耗会大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 09:18 , Processed in 0.024092 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表