在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3255|回复: 6

[求助] 四位量化的Sigma-delta调制器的DEM

[复制链接]
发表于 2013-11-5 15:06:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在连续时间Sigma-delta调制器中,由于采用四位量化,因此对电流舵型DAC的线性度要求比较高,现在我已经搭建了整体电路,但是精度没有达到要求,我看到文章说DAC要做DEM算法,我的电流舵DAC采用实际电路,但是在仿真时并没有人为地加入mismatch,那么这种情况下DAC的失配又来源于哪里呢?还有,这DEM应该怎么理解呢?是采用数字算法,用Verilog或者Veriloga编程完成?对此不了解。希望有大神可以指点。谢谢
发表于 2013-11-5 15:14:50 | 显示全部楼层
你跑跑montecarlo,看看你的电路线性度还行么?
DEM 可以用门来搭或者用verilog
 楼主| 发表于 2013-11-5 15:32:58 | 显示全部楼层
回复 2# vdslafe


    你好,蒙特卡洛分析时,分析电路线性度的公式是什么呢?我现在还不知道怎么看线性度,能进一步说明吗?谢谢
发表于 2013-11-5 16:34:34 | 显示全部楼层
回复 3# violet516
首先你怎么确定是dac 引入的
 楼主| 发表于 2013-11-22 15:13:18 | 显示全部楼层
要怎么增加 DAC的阻抗呢?有哪些方法呢?
发表于 2014-11-28 01:18:09 | 显示全部楼层
应该不是DAC线性的问题,不是你电路有问题,就是你的计算不正确。当然,DEM肯定要做,可以用数字实现比较容易
发表于 2023-8-3 16:53:34 | 显示全部楼层
谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-8 12:32 , Processed in 0.024932 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表