在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3257|回复: 0

[讨论] cadence底下用veriloga测量PLL输出的时钟抖动

[复制链接]
发表于 2013-9-17 10:26:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位好。之前我们PLL输出的时钟是只采用上升沿工作的,所以抖动只需要测试上升沿之间的抖动,现在我们的上升沿和下降沿都要用到,所以要知道上升沿对下降沿的偏差抖动,这个主要是在cadence底下,在pll输出接一个用verilogA代码写成的模块,现在我的代码是这么写的,但是显示的会出错,求各位大虾指导。(提示的错误是time不是一个关键字或者系统函数,但是我看了variloga的手册里面time是属于关键字的,请问问题出在哪里?谢谢)


module clk(clkin,out);
    input clkin;
    output out;
    time    tm_ck_pos;
    time    ck_half_period;
always@(posedge clkin) begin
        tm_ck_pos  <= $time;
end

always@(negedge clkin) begin
        ck_half_period  <= $time - tm_ck_pos;
   
end



integer out_file;
initial begin
    out_file = $fopen( "r.dat" );
end

always@(negedge clkin) begin
        $fwrite(out_file,"%d \n",ck_half_period);
   
end

endmodule
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 10:02 , Processed in 0.016861 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表