在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1949|回复: 3

[求助] IO关断后,IO与外部芯片的连接相当于悬空,对外部芯片是否有特殊要求

[复制链接]
发表于 2013-7-18 16:29:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,低功耗设计时,要求芯片的IO也要关断,想问问,当IO关断后,与该IO连接的外部芯片的pad,就相当于悬空了,这种IO可关断的设计,对外部芯片是否有特殊要求?比如,要求外部芯片的input pad带弱下拉,或者,在PCB板上,用弱下拉电阻把外部芯片的IO下拉
发表于 2013-7-18 17:20:32 | 显示全部楼层
我看了一个SMIC IO,真值表上面显示即使disable input and output,输出依然为0,而非不定态,是不是表明IO上面有这样电路保证无论什么时候都不会处于不定态。不过这个应该不同lib有不同情况吧
 楼主| 发表于 2013-7-19 11:06:10 | 显示全部楼层
回复 2# arthur_wang_orz


    把input disable,IO还没断电,只是没有输入,输出是可以钳位的。问题是,如果把IO的power整个断掉,外面与该IO接的芯片,就是floatting的了,需不需要特殊处理?
发表于 2013-7-19 11:35:37 | 显示全部楼层
power上面cut的话,对方input始终floating, 逻辑和漏电都可能有问题吧。我个人觉得是需要合理的配置顺序,或者就是pcb做处理了,
非经验之谈,看看有没有做过类似问题的人说说实际情况是如何
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-25 23:33 , Processed in 0.015880 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表