在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3460|回复: 1

[求助] 请教quartus逻辑一个fifo的编译的问题

[复制链接]
发表于 2013-7-11 17:23:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
菜鸟一只,向诸位大虾请教:写了一个逻辑(quartus,verilog),里面一个子模块中调用了一个fifo。如果把该模块定义为顶层文件单独编译,可见fifo占用的资源被正确显示如下(就是其中命名为“Fifo8192”的fifo): 1.bmp
然而如果将实际的顶层.v作为顶层文件编译,就变成如下的显示。 2.bmp
图2中把工程中其他模块的fifo、ram等都编进来了,但是Fifo8192只是在project navigator窗口有显示,而在RAM Summary中就没有分配。
这个模块与工程中其他模块的联系,就是把fifo读出的数通过顶层输出到一个片外的存储器件进一步缓冲了一下再传回FPGA通过一个接口传出去。
请教各位,这可能是什么环节出了问题呢?
 楼主| 发表于 2013-7-11 17:58:32 | 显示全部楼层
回复 1# 小谢青枫


   终于搞定了,自己结帖:原来是外接器件的时钟定义不小心屏蔽掉了,导致数据传输的路径上被stuck at GND了,编译就产生问题...长教训了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 07:34 , Processed in 0.025591 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表