在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: wice3

[原创] 两个剧牛的数字电路——异步时钟切换和倍频

[复制链接]
发表于 2009-3-12 18:55:07 | 显示全部楼层
研究一下,呵呵
发表于 2009-3-13 10:39:22 | 显示全部楼层

不错不错不错

不错不错不错
发表于 2009-3-17 09:41:27 | 显示全部楼层
时钟切换在频率较低,相位要求不严格时经常用到。
倍频电路无论是在FPGA还是asic中都不会用到,FPGA这样倍频很难有稳定输出,
asic一般是用analog电路来倍频。
发表于 2009-3-27 09:37:46 | 显示全部楼层
不错
thanks for sharing
发表于 2009-4-24 15:45:22 | 显示全部楼层
:victory: 经典!!!!!!!
发表于 2009-4-26 17:15:46 | 显示全部楼层
好,谢谢!
发表于 2009-4-27 22:39:41 | 显示全部楼层
好东西
发表于 2009-4-28 22:00:12 | 显示全部楼层
研究下
发表于 2009-5-4 21:23:31 | 显示全部楼层

111

ding
发表于 2009-5-7 21:16:34 | 显示全部楼层
hao...
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 16:53 , Processed in 0.022127 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表