在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6263|回复: 2

[求助] 问个偏物理的问题,关于如何提高transistor层面的速度

[复制链接]
发表于 2013-7-5 09:54:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 39123811 于 2013-7-5 09:56 编辑

这个问题不知放哪个版块问好,看来看去只能放到模电版块了。
数电里的gate都是由transistor搭建的,最典型的就是inverter就是由一对pmos和nmos搭建的。

如果单从提高运行速度的角度考虑,数电里在block level就是减小propagation delay,如果不行可以用pipeline来增加throughput.
在gate level 就是对fan out有严格的限制,从而减少gate 的output delay(时钟树参考了这个理论)。
在transistor level就不是很清楚了,nmos的速度比pmos快(用电子做载流子?),那还有其他什么方面什么因素在transistor level(物理层)对速度有很大影响?比如温度对其的影响?

抛砖引玉下,希望论坛大大赐教。
发表于 2013-7-5 09:58:20 | 显示全部楼层
等效成压控电流源,寄生电容
电容就表面积介电常数厚度
压控电流源的gm
但是事实上都是相关的,跟材料doping等等
去问foundry里做工艺的人比较懂
发表于 2013-7-5 13:28:28 | 显示全部楼层
可以参考半导体物理方面的书。载流子迁移率是MOS速度的重要因素,当然还包括各种电容。NMOS的载流子电子比pmos空穴迁移率高一点,在目前工艺掺杂浓度的情况下。载流子迁移率和掺杂浓度好像有一定的正比关系,不太记得了;还和材料相关,这也是为什么砷化镓之类速度更快的原因;然后温度方面大概是温度越高,因为统计学的载流子随机无规则运动更剧烈造成其定向迁移率降低,所以速度降低。具体请参阅书籍,只记得一些,未必是对的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 20:41 , Processed in 0.025497 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表