|
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
本帖最后由 39123811 于 2013-7-5 09:56 编辑
这个问题不知放哪个版块问好,看来看去只能放到模电版块了。
数电里的gate都是由transistor搭建的,最典型的就是inverter就是由一对pmos和nmos搭建的。
如果单从提高运行速度的角度考虑,数电里在block level就是减小propagation delay,如果不行可以用pipeline来增加throughput.
在gate level 就是对fan out有严格的限制,从而减少gate 的output delay(时钟树参考了这个理论)。
在transistor level就不是很清楚了,nmos的速度比pmos快(用电子做载流子?),那还有其他什么方面什么因素在transistor level(物理层)对速度有很大影响?比如温度对其的影响?
抛砖引玉下,希望论坛大大赐教。 |
|