在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2542|回复: 4

[求助] ddr里的200MHZ时钟是否可以不用

[复制链接]
发表于 2013-6-25 20:32:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
将ddr里的idelay_ctrl模块注掉后,程序在map的时候会报下面的错误

ERRORhysDesignRules:1613 - IDELAYCTRL not found for clock region CLOCKREGION_X0Y7. The IODELAY block

u_ddr_ctrl_top/u_ddr_96bits_ctrl/u_ddr_top_0/u_mem_if_top/u_phy_top/u_phy_io/gen_dqs[11].ge


n_phy_dqs_iob_gate.u_iob_dqs/gen_dqs_gate.u_idelay_dqs has an IDELAY_TYPE attribute of either FIXED or VARIABLE. This


programming requires that there be an IDELAYCTRL block programmed within the same clock region.

想问一下 200MHz是否是可以去掉的,报错是由于我注掉的不对还是由于该模块就是必须要用的

刚开始看ddr,不是很熟悉 希望各位大神帮忙 谢谢了

发表于 2013-6-26 09:04:29 | 显示全部楼层
报错的信息已经很清楚了,就是这个iodelay_ctrl是必须要的
发表于 2013-6-28 23:09:17 | 显示全部楼层
这个 200MHz时钟 是必须的 提供给 IODELAY_CTRL 用,可以使用FPGA内部生成的。
发表于 2013-7-4 13:02:59 | 显示全部楼层
这个我也不知道,望楼主获得答案!
 楼主| 发表于 2013-7-16 23:30:06 | 显示全部楼层
多谢各位了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 14:40 , Processed in 0.017836 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表