模块
|
FPGA
| Xilinx XC2Vxxxx
| 2M-8M gates(可配2颗、
可通过扩展接口继续扩展容量)
|
DSP
| TMS320DM642
| 32-bit,600MHz,4800MIPS
|
ARM9
| Samsung 3C2410X
| 32-bit, 200MHz
|
主板
|
| 主板采用12层全板布线焊点镀金,稳定可靠,高频性能优异
|
存储器
|
DSP
| 64M SDRAM + 512KB flash
|
ARM
| 64M SDRAM + 64M flash
|
FPGA
| PLATFORM FLASH, SSRAM, SDRAM
|
硬件资源和特点
|
FPGA子系统
| FPGAa XC2V2000、XC2V3000可选 (676pin)
FPGAb XC2V4000、XC2V6000、XC2V8000 可选(1152pin)
FPGAa配备外部 64MB SDRAM PC100标准
FPGAa 配备外部9Mbit SSRAM 同步SRAM
两颗FPGA之间通过150pin以上互连线互连。
JTAG配置接口,可以配置FPGA和烧写配置FLASH
2个Platform配置FLASH每一片可以通过跳线选择需要配置的文件最多支持16个配置文件
JTAG可以通过跳线配置连接方法,选择不同JTAG链。
FPGA配置模式可以通过跳线独立选择和设置。
FPGA系统时钟源有4种选择,可以通过跳线选择,提供FPGA系统4个以上的时钟域,时钟频率可以自选,最高外部输入始终可达80MHZ。
FPGA a 96pin欧式坐接口2个
FPGA b 48pin 欧式坐接口2个
逻辑分析仪接口 26pin 10 个,可以直接连接逻辑分析仪
FPGA子系统中每片FPGA单独供电,保证供电稳定。可以独立测量FPGA的功耗情况,
|
ARM子系统
| Samsung S3C2410 ARM920T 内核 200M
64M SDRAM PC100 标准
64M NAND FLASH
DM9000 10/100M以太网接口
UART 串口3个
USB 接口 host
LCD 液晶屏 3.5寸 240x320 真彩TFT
外置RTC电池、内置RTC
32位总线接口
独立复位按键
外部按键6个,可以作为ARM输入
JTAG 20pin标准调试接口
ARM 总线译码CPLD 下载接口
|
DSP子系统
| DM642 600M 定点DSP处理器 4800Mips
16M 64位 SDRAM PC100 标准
1M启动FLASH
16550 串口扩展2个
视频接口3个,通过100pin接口扩展
独立复位按键
|
CPLD调试
子系统
| CPLD为中心构成调试子系统
4个独立消抖,自锁按键
8和独立拨码开关
32 个独立 LED 8个一组共4组
8个八段数码管 LED
CPLD JTAG下载接口
CPLD 连接FPGA和各种调试用外围设备,方便调试。
|
| ATX 电源输入
系统提供+5V -5V +12V +3.3V +1.5V 电源
各部分分别独立供电,有效的隔离,稳定可靠。
|
系统连接方式
|
| 32位数据总线
ARM外部中断
SPI接口
|
| 32位数据总线
DSP外部中断
|
| ARM可以通过16位HPI接口访问DSP内部资源
DSP可以向ARM通过HPI产生中断
|
开发资源
|
ARM系统
| JTAG并口程序烧写器
ADS开发环境
移植后uCOS源代码
uCGUI源代码 ,演示用Demo程序
Linux 2.4.18 内核源代码
所有ARM设备Linux驱动程序
ARM Linux开发环境
编译器,工具链
WinCE 4.2 BSP , WinCE设备驱动程序
各环境下的开发说明文档
(ARM 仿真器可选配)
|
DSP系统
| CCS开发环境
Boot程序
DM642开发用Flash下载程序
配套相应的使用说明文档
(DSP 仿真器可选配)
|
FPGA系统
| ISE 8.1 开发环境
JTAG下载线
IP核配置:
Decode 8b/10b、Encode 8b/10b
Convolutional Encoder、Bit Correlator
Cascaded Integrator Comb Filter
DA FIR、MAC FIR Filter
Numerically Controlled Oscillator / Direct Digital Synthesizer
Digital Down Converter、Digital Up Converter
Multiply Accumulator
1-D Discrete Cosine Transform、2-D Discrete Cosine Transform
Fast Fourier Transform
32-Pt Parameterizable Complex Fast Fourier Transform
Accumulator、Adder Subtracter
CORDIC、Pipelined Divider、Complex Multiplier
Multiply Generator 、Sine Cosine Lookup Table
Content Addressable Memory
FIFO Generator 、Asynchronous FIFO、Synchronous FIFO
Distributed Memory 、Single Port Block Memory
Dual Port Block Memory 、Comparator 、Binary Decoder
Bit Bus Gate、Bit Bus Gate、Bit GateBus Gate、Bit MultiplexerMultiplexer Slice BUFE、Multiplexer Slice BUFT
FD-based Parallel Register
FD-based Shift Register、LD-based Parallel Latch
Linear Feedback Shift Register、RAM-based Shift Register
|
CPLD系统
| ALTERA JTAG下载器
QuaterII开发软件
调试子系统CPLD源代码
|
扩展接口板
|
ADDA接口板
| 可选配
双路 20M 10bit AD
双路 20M 10bit DA
(可以根据客户需求定制)
|
MCS51接口板
| C8051F120 100M 带内部MAC
可以设计多机通信系统使用
可以用于设计FPGA和MCU通信系统使用
|