在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 969|回复: 0

[转载] Silicon Labs推出业界最小、最节能的PCI Express时脉元件

[复制链接]
发表于 2013-5-24 07:25:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
高效能类比与混合讯号IC领导厂商Silicon Labs(芯科实验室有限公司, NASDAQ: SLAB)今日推出目前市场上最小封装和最低功耗的新型1路和2路输出PCI Express(PCIe)时脉产生器,进一步扩展业界领先的PCIe时脉解决方案。Si52111和Si52112时脉产生器IC完全满足PCIe Gen1/2/3标准的严格要求,特别针对注重电路板空间、功耗和系统成本敏感型的大量消费性、嵌入式、通讯和企业等级应用而设计。

Silicon Labs Si5211x时脉产生器适用于空间受限、对功耗敏感,以及需要工业标准PCIe连接的消费性电子产品,如数位相机等。为满足以上消费应用的小尺寸需求,Si5211x时脉元件提供3 mm x 3 mm 10接脚TDFN封装,为目前PCIe时脉市场上的最小封装。超低功耗时脉产生器与同类产品相较可减少高达8倍的电流消耗(小于15mA),因此设计人员可更容易满足绿色能源规范,同时增强系统可靠性。另外,此款晶片还满足高达50%容差的PCIe抖动要求,具备更低的误码率,并进一步提升可靠性。

除了节省功耗和提升抖动容差之外,Si5211x时脉产生器还采用创新的推挽式(push-pull)输出缓冲技术。相较于目前市场上的解决方案,Si5211x PCIe时脉产生器整合所有终端和参考电阻,无需额外的外部元件。高整合度的晶片设计可为系统设计人员降低物料成本、电路板面积需求和设计复杂度。而其他公司的解决方案大多数需要在每路输出时脉上增加多达4个电阻,以及1个电流源参考电阻。电阻整合在晶片中还具备另一个优点,设计人员可以在Si5211x IC输出和接收器输入之间设计简洁的传输线路,简化电路板设计,消除时脉传输线路的不连续,以提升讯号完整性。

Silicon Labs副总裁暨时序产品总经理Mike Petrowski表示:「PCIe介面标准在网路储存和伺服器及各种应用中的普及,推动了对于小尺寸、高整合度和超低功耗PCIe时脉解决方案的需求。Silicon Labs可提供业界最小和最低功耗PCIe时脉产生器以满足其应用需求。Silicon Labs PCIe时脉产生器尺寸虽小,但此单晶片解决方案中整合了许多其他特性,可大幅提高讯号的完整性。」

作为全球领先「一站式购足」的时脉IC产品供应商,Silicon Labs为业界提供最完整的PCIe相容时脉解决方案。Silicon Labs扩展性的PCIe时序产品相当广泛,包括针对功耗和成本敏感型PCIe应用的时脉产生器和时脉缓冲器;以及网路客制化时脉产生器/缓冲器,其基于FPGA和SoC设计需求,需要多种差动时脉格式并相容PCIe标准。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-22 02:43 , Processed in 0.014940 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表