在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: HADIST

[求助] 异步FIFO中RAM的大小问题!

[复制链接]
发表于 2014-10-17 09:49:48 | 显示全部楼层
谢谢!!!!
发表于 2014-10-17 14:29:06 | 显示全部楼层
只要比2的N次方大就行。但是多的浪费了
发表于 2014-10-17 15:01:17 | 显示全部楼层
楼上正解
发表于 2014-10-17 15:33:07 | 显示全部楼层
回复 13# hikerwang


    求解释
发表于 2014-10-17 17:49:23 | 显示全部楼层
因为,你的寻找范围在2的N次方,那地址大于2的N次方的memory都无法寻址,即无法读写。就浪费了。
发表于 2014-10-18 00:15:08 | 显示全部楼层
你其实不必担心这个问题,xilinx最小的BRAM单元是18k(16k) bit,无论怎么生成RAM或者FIFO,最少都要占用18k(16k) bit,比如你为uart接口生成一个宽8深128的RAM或者FIFO,消耗的资源和生成一个宽8深1024是一样的,都是一个18k的BRAM。
你用的是FIFO,深多少其实无所谓的,你要关注的是你实际消耗了多少BRAM资源。
还有,不推荐分布式RAM,因为在高速的情况下,不如BRAM稳定。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 01:54 , Processed in 0.016578 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表