在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7909|回复: 1

[求助] 用verilog—A编写DAC,仿真Vout为啥振幅只有Vin的一般,求租大神

[复制链接]
发表于 2013-4-22 20:24:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
自己现在参考cadence库里的DAC,改了一下,变成一个10bit的DAC,但是仿真的时候我ADC输入的波形为0-3.3V,但从DAC输出的只有0-1.65,求解这个是怎么回事
下面是我的DAC代码
’include ”discipline.h”
'include "constance.h"
module dac_10bit(vd9, vd8, vd7, vd6, vd5, vd4,vd3, vd2, vd1,vd0,vout);
electrical vd9, vd8, vd7, vd6, vd5, vd4, vd3, vd2,vd1, vd0,vout;
parameter real vref=3.3 from [0:inf);
parameter real trise=1p from [0:inf);
parameter real tfall=1p from [0:inf);
parameter real tdel=3.3 from [0:inf);
parameter real vtrans=1;
real out_scaled;
Analog begin
                 out_scaled=0;
           out_scaled= out_scaled +((V(vd9) > vtrans) ? 512:0);
                 out_scaled= out_scaled +((V(vd9) > vtrans) ? 256:0);
                 .
                 .
                 .
                 out_scaled= out_scaled +((V(vd9) > vtrans) ?1:0);
                V(vout)<+transition(vref*outscaled/1024, tdel,trise,tfall);
end
endmodule
发表于 2013-4-22 23:48:59 | 显示全部楼层
tdel=3.3 改为0试试
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-13 17:17 , Processed in 0.033321 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表