在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3015|回复: 4

[资料] 符号化仿真器用于CMOS模拟集成电路设计自动化的新进展[硕士论文]

[复制链接]
发表于 2013-3-8 12:24:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
第一章
1.1 模拟集成电路设计流程和自动化
1.1.1 模拟集成电路设计流程
1.1.2 模拟集成电路设计关键点
1.1.3 模拟集成电路设计自动化
1.2 符号化分析的历史和方法
1.2.1 符号化电路分析的定义
1.2.2 符号化电路分析的历史
1.2.3 符号化电路分析的方法
1.3 符号化分析同数值分析的异同
1.3.1
1.3.2 符号化分析和数值分析的比较
1.4 本章小结
第二章
2.1 符号化仿真器历史和之前的工作
2.1.1
2.1.2 线性元件的敏感度求解
2.1.3
2.1.4 主极点的符号化求解
2.2
2.2.1
2.2.2
2.2.3
2.3 符号化仿真器的结构和实现
2.3.1 符号化仿真器的结构
2.3.2 符号化仿真器的实现
2.4
2.5 本章小结
第三章 CMOS
3.1 CMOS 晶体管尺寸符号化敏感度的意义和作用
3.2
3.3 CMOS 晶体管小信号模型参数的提取
3.4 CMOS 晶体管尺寸敏感度的符号化求解
3.4.1 CMOS 晶体管尺寸敏感度求解的原理
3.4.2 CMOS 晶体管尺寸敏感度求解的算法
3.4.3 CMOS 晶体管尺寸敏感度求解的实现
3.5 模拟电路传输函数关于 CMOS 晶体管器件尺寸敏感度的叠加表示
3.6 电路主极点关于 CMOS 晶体管器件尺寸的敏感度
3.7 本章小结
第四章
4.1 符号化模拟电路设计平台框架
4.2 拓扑结构设计和网表接口
4.3 电路仿真基本参数配置
4.4 全平台操作流脚本控制
4.5
4.6
4.7 本章小结
第五章
5.1 电路设计例子 I
5.1.1
5.1.2 符号化仿真器结果与 HSpice
5.1.3 符号化 CMOS 晶体管尺寸敏感度
5.1.4 符号化主极点和其敏感度
5.1.5 符号化多设计目标的有效域
5.2 电路设计例子 II
5.2.1
5.2.2 符号化 CMOS 晶体管尺寸敏感度
5.2.3 符号化主极点和其敏感度
5.2.4 符号化多设计目标的有效域
5.3 本章小结
第六章
6.1 CMOS
6.2
6.3 本章小结
第七章
7.1 总结
7.2 研究展望
参 考 文 献
符号化仿真器用于CMOS模拟集成电路设计自动化的新进展.rar (1.37 MB, 下载次数: 97 )
发表于 2014-12-15 18:50:07 | 显示全部楼层
很感兴趣,谢谢了。
发表于 2015-1-27 15:52:14 | 显示全部楼层
感谢楼主分享
发表于 2021-12-16 12:05:35 | 显示全部楼层
谢谢
发表于 2021-12-16 13:33:57 | 显示全部楼层
谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 11:51 , Processed in 0.189196 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表