在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2331|回复: 1

[讨论] 求DRC和LVS的问题

[复制链接]
发表于 2013-1-23 12:46:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
仿真DRC 时电容老是出现这个问题。用的是mmc电容,出错the minimum overlap of M1 ground plate to LSM(M3) is 10um,这到底是怎么回事。
还有在做lvs时layout的报告文件中的mos管名字怎么和版图中的不一样,在画版图时,我是按照原理图来画的版图,为什么它的连线总是出现叉号,我对着原理图看连线是没有错误的,求指点。
QQ截图20130123113036.png

截图

截图

新建 Microsoft Word 文档.doc

19.5 KB, 下载次数: 1 , 下载积分: 资产 -2 信元, 下载支出 2 信元

新建 Microsoft Word 文档.doc

19.5 KB, 下载次数: 0 , 下载积分: 资产 -2 信元, 下载支出 2 信元

截图

发表于 2013-1-23 22:29:31 | 显示全部楼层
连线的叉号是mark吧,可以去掉的,如果你的layout器件是直接从schematic提取的,比如电阻,电阻两端名字是不一样的,但在连接版图时是可以无视的,但还是可以出现叉号这个mark,这是可以无视的,可以delete
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 10:41 , Processed in 0.026322 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表