在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1641|回复: 1

[资料] synopsys产品介绍1

[复制链接]
发表于 2013-1-18 20:55:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
vcs
vcs是编译型verilog模拟器,它完全支持ovi标准的verilog hdl语言、pli和sdf。vcs具有目前行业中最高的模拟性能,其出色的内存管理能力足以支持千万门级的asic设计,而其模拟精度也完全满足深亚微米asic sign-off的要求。vcs结合了节拍式算法和事件驱动算法,具有高性能、大规模和高精度的特点,适用于从行为级、rtl到sign-off等各个阶段。vcs已经将covermeter中所有的覆盖率测试功能集成,并提供veralite、cyclec等智能验证方法。vcs和scirocco也支持混合语言仿真。vcs和scirocco都集成了virsim图形用户界面,它提供了对模拟结果的交互和后处理分析。

vera
vera验证系统满足了验证的需要,允许高效、智能、高层次的功能验证。vera验证系统已被sun、nec、cisco等公司广泛使用以验证其实际的产品,从单片asic到多片asic组成的计算机和网络系统,从定制、半定制电路到高复杂度的微处理器。vera验证系统的基本思想是产生灵活的并能自我检查的测试向量,然后将其结合到test-bench中以尽可能充分测试所设计的电路。vera验证系统适用于功能验证的各个层次,它具有以下特点:与设计环境的紧密集成、
启发式及全随机测试、数据及协议建模、功能代码覆盖率分析。

synopsys公司刚刚推出了新的混合形式验证工具magellan。magellan将新的高性能形式工具引擎和内置vcs仿真工具引擎的强大能力相结合,以帮助工程师,发现可能掩藏于设计深层的需要仿真几千个周期才能发现的设计错误。magellan独特的混合型结构的设计考虑,是为了处理数百万门级的设计和提供排除了会产生不利影响的误报之后的确定性结果。新增的magellan通过实现层次化验证(一种可以使设计的设定和断言功能重复使用的强大的可验证设计技术),加强了synopsys 的discovery?验证平台的能力。magellan支持用verilog 和vhdl所做的设计,并被构建成符合正在成熟的systemverilog标准的工具。
magellan的混合型结构使得这一工具能够在大规模的数百万门级设计中应用形式验证技术。这一结构独特地将vcs达到设计深层的能力和形式验证引擎进行高级数学分析的能力相结合,来进行寻找设计错误的工作。将magellan内置的vcs和形式验证引擎相互适应地和明确地彼此利用,使得设计者能够发现可能掩藏于深层设计需要几千个仿真周期才能发现的情况复杂的设计错误,从而节省了时间并减少了反复次数。
magellan通过排除会产生不利影响的误报并发送确定性结果,进一步提升验证能力。与传统的寄存器转换级(register transfer level ,rtl)形式验证工具不同的是,magellan帮助确保通过使用其内置的vcs引擎对其形式工具引擎所发现的特性违反进行验证,使这些特性违反在被报告之前,能够在真实仿真环境中被复制。
新增了magellan之后,现在synopsys的discovery 验证平台实现了层次化验证,这是强大的dfv(可验证设计)技术,其中通过vcs 和vera将模块级设定和断言作为芯片级监控手段自动地重复使用。这一在统一验证平台下进行层次化验证的能力,确保了设计设定的彻底验证,同时提升了设计者的整体验证能力和水平。
发表于 2021-4-10 20:53:07 来自手机 | 显示全部楼层
看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 14:34 , Processed in 0.025869 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表