在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7381|回复: 7

[求助] 关于减法器中的运放设计

[复制链接]
发表于 2012-12-25 22:28:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
减法器.PNG
本人最近在做一个电路,需要将带隙产生电路中的ΔVbe提出来并放大一定倍数,请问用上面那个减法器合适吗?另外,减法器中的运放用常见结构的两级运放合适吗,常见结构的输出阻抗一般都比较大吧,请问是否需要加入输出缓冲级啊?谢谢!

发表于 2012-12-26 15:28:57 | 显示全部楼层
两级运放可以驱动阻性负载啊。
 楼主| 发表于 2012-12-26 22:56:25 | 显示全部楼层
谢谢啊
发表于 2012-12-27 14:29:28 | 显示全部楼层
ΔVbe---》Iptat电流--》过一个电阻,不是就放大了,呵呵
 楼主| 发表于 2012-12-28 23:12:25 | 显示全部楼层
回复 4# iWeiguo


   本人是想用这个带隙电路来做温度传感器,这样是否会引入很大的温度系数呢?
发表于 2012-12-29 22:48:07 | 显示全部楼层
回复 5# lilun1988

找参考论文看看。
发表于 2016-11-10 17:14:07 | 显示全部楼层
这个减法器激励怎么加呢?输出电压是不是直流瞬态电压都会相减?最近也在做减法器,不知道怎么加激励
发表于 2021-3-19 18:02:54 | 显示全部楼层
楼主,使用带隙基准来设计温度传感器的资料可以分享一下吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-24 18:29 , Processed in 0.023854 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表