在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9429|回复: 15

[讨论] 阻抗匹配问题

[复制链接]
发表于 2012-12-14 10:25:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠,
  请教一下,我现在要设计一个电路:将输入的信号VPPin变成1/5,我是通过电阻分压得到,输入信号频率为100~500MHz。具体电路如下图。
a1.bmp
其中A为信号输入端,B接跟随器(输入阻抗为10Gohm,带宽800MHz),L为较长的走线(走50ohm特征阻抗)B短接线较短。
通过板上测量,发现B端跟随输出VPP在各个频点不一样或>1/5或<1/5VPPin。请教我的设计有没问题?

注:我加62.5ohm是为了从A看进来是50ohm的阻抗。
发表于 2012-12-17 12:41:25 | 显示全部楼层
这样计算出来也不应该是62.5ohm!
 楼主| 发表于 2012-12-19 15:28:07 | 显示全部楼层
回复 2# 阿a却


    我是(200+50)与62.5并联得到50ohm,不知是否有问题?
请赐教,谢谢
发表于 2012-12-19 16:12:30 | 显示全部楼层
用软件仿一下,最清楚不过了!
发表于 2012-12-19 19:43:46 | 显示全部楼层
软件反正才是王道
发表于 2012-12-22 18:27:14 | 显示全部楼层
跟着学习、、、
发表于 2012-12-24 16:17:27 | 显示全部楼层
R4到传输线L阻抗并不是匹配的,这里有反射!
发表于 2012-12-24 16:18:31 | 显示全部楼层
频率一定,如果L足够短,那么设计就是对的
发表于 2013-8-28 09:10:01 | 显示全部楼层
这个我也不知道,想学习下。
发表于 2013-9-23 14:35:20 | 显示全部楼层
跟着学习、、、
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 18:40 , Processed in 0.032701 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表