在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1490|回复: 0

[求助] 是否可以通过软件设置,让array型信号综合后使用M4K资源呢?

[复制链接]
发表于 2012-12-13 20:25:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例如创建一个变量如下:
type Multi_data is array(120 downto 0) of std_logic_vector(7 downto 0);
signal VD:Multi_byte;

要怎么设置才能让信号VD使用M4K资源而非逻辑资源呢?求各路解答~ 万分感谢

另:(1)FPGA内部的资源里,M4K类作为存储资源,是只能例化为RAM或ROM类的存储器吗?
                  那么若一个工程里不例化RAM类的存储器,M4K就只能闲置浪费了?


        (2)芯片手册里, FPGA的另外一项片上资源“Embedded memory”是指的什么呢?
                   它和M4K的区别是否如下:Embedded memory 既可以作为存储资源也可以作为逻辑资源使用;而M4K只能作为存储资源。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-30 10:58 , Processed in 0.049011 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表