在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 8164|回复: 17

[求助] Cadence 下面 偏置电路的设计

[复制链接]
发表于 2012-9-28 17:58:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×

电路原理图

电路原理图

如图所示,为电路原理图。电源电压是1.2v,欲设计两边支路电路为5uA。现需要设计管子的宽长比。
工艺库是65nm,或者使用别的工艺库也可以。主要是想知道管子的宽长比设计的具体步骤。
发表于 2012-9-28 20:07:47 | 显示全部楼层
1.2电压 做这样的cascode比较危险
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-9-28 21:16:52 | 显示全部楼层
是的啊  很难让所以的管子都在饱和区啊 而且65nm工艺的管子沟道调制系数特别的大 很难保证两边的电流值相等的  但是 我主要是要知道 要是设计这样的一个电流源的话  设计步骤是怎么样的 是怎么考虑的
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-9-28 21:18:51 | 显示全部楼层
而且到了65nm工艺的话  电源电压就是1.2V的啊
回复 支持 反对

使用道具 举报

发表于 2012-9-28 21:59:49 | 显示全部楼层
回复 4# husthuige

虽然65nm的电压是1.2v,这只是core电压,对于I/O部分和模拟部分能支持到更高电压的,你自己看看工艺文件吧。。。
回复 支持 反对

使用道具 举报

发表于 2012-9-28 23:46:21 | 显示全部楼层




    普通高电压设计没啥难度,通过电流值和左右比例迭代W/L和电阻值。但是对于你这个低压还采用这种电路,假设VTHN=0.4V的话,最下面一层的VGS不能高于0.5V,第二层由于有衬偏,VTH很可能要有0.5V左右,VGS不能大于0.6V,这样的话给最上面PMOS的VDS还能留下0.1V,假设VTHP=0.4V,PMOS的VGS要小于0.5V而大于0.4V,这样中间那个NMOS的VDS大约有0.2-0.3V的余量,每个VGS都确定了,W/L就相对好设计了,最后再确定R好了
回复 支持 反对

使用道具 举报

发表于 2012-9-28 23:48:23 | 显示全部楼层
还是建议你换那种低电压余度的cascode为好
现在这种很难调
回复 支持 反对

使用道具 举报

发表于 2012-9-28 23:49:07 | 显示全部楼层
我觉得可以这样试试,根据三层电流镜得到Vgs-Vt=1.2/3=0.4V,然后通过饱和区漏电流公式Ids=K`(W/L)(Vgs-Vt)^2来计算宽长比。
                       ——求讨论
回复 支持 反对

使用道具 举报

发表于 2012-9-28 23:53:54 | 显示全部楼层
diode接法 vgs=vds
你那个算法行不通
回复 支持 反对

使用道具 举报

发表于 2012-9-29 12:11:18 | 显示全部楼层
我认为这个电路可以工作在sub-threshold领域,这方面的论文也不少。
如果电流是5uA,那么电阻上的压降Vr=(10*E+04)*(5*E-06)=50mV
Vgs_13=Vgs_12+50mV
至于Vgs要根据所在领域(饱和 or sub-threshold)来决定,知道了电流,尺寸也就会很容易决定了。
上面的管子的尺寸也可以同样算出,不过要考虑靠沟道调制等二次效果的影响。
最后建议,避开使用最短沟道长,以仿真结果为准,因为在65nm这个级别,手算偏差很大。
仅供参考,祝顺利。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-29 11:09 , Processed in 0.023781 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表