在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2945|回复: 0

[求助] 关于system generator的软硬件设计问题

[复制链接]
发表于 2012-9-19 15:31:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,我用到了system generartor(SG)里面的edk模块,SG和EDK之间通过shared memory进行通信。我首先建立一个EDK的xps工程,可以正常生成网表和bit文件。当我在SG里面导入这个xps工程后,由于加载了SG的shared memory模块,使xps的硬件结构发生了变化,然后我可以正常生成网表,但是生成bit文件的时候却不成功,提示一大堆让我费解的错误。不知道是否有人这么操作过,还请不吝赐教。

ERROR:MapLib:979 - LUT5 symbol
   "RS232_Uart_1/RS232_Uart_1/UARTLITE_CORE_I/UARTLITE_RX_I/fifo_din_1_rstpot"
   (output
   signal=RS232_Uart_1/RS232_Uart_1/UARTLITE_CORE_I/UARTLITE_RX_I/fifo_din_1_rst
   pot) has input signal
   "RS232_Uart_1/RS232_Uart_1/UARTLITE_CORE_I/UARTLITE_RX_I/rx_2" which will be
   trimmed. See Section 5 of the Map Report File for details about why the input
   signal will become undriven.
ERROR:MapLib:979 - LUT3 symbol
   "RS232_Uart_1/RS232_Uart_1/UARTLITE_CORE_I/UARTLITE_RX_I/running_rx_2_AND_7_o

1" (output
   signal=RS232_Uart_1/RS232_Uart_1/UARTLITE_CORE_I/UARTLITE_RX_I/running_rx_2_A
   ND_7_o) has input signal
   "RS232_Uart_1/RS232_Uart_1/UARTLITE_CORE_I/UARTLITE_RX_I/previous_rx" which
   will be trimmed. See Section 5 of the Map Report File for details about why
   the input signal will become undriven.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-22 04:22 , Processed in 0.026855 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表