在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: analogworld

[求助] 15kv ESD电路设计问题?

[复制链接]
发表于 2015-10-12 09:27:08 | 显示全部楼层
回复 1# analogworld


就几点原则:1. 疏导胜过防堵
2. 不患寡而患不均
3. ballast resistor 要用N-type diffusion ...
发表于 2015-10-16 21:57:47 | 显示全部楼层
回复 1# analogworld

楼主需要做片上集成,达到HBM15KV,我们可以做到。
发表于 2015-10-16 21:59:15 | 显示全部楼层
对电容有要求吗?还是仅仅是ESD需要达到15KV,面积有限制吗?这些都是考虑的因素呢。
我们在标准CMOS工艺下做到了HBM30KV,有兴趣可以加我QQ2592863112交流。
发表于 2015-10-23 10:54:01 | 显示全部楼层
回复 13# DOONPENG007

你们的ESD器件面积多大啊?面积不考虑,我还可以做HBM 100KV呢!
发表于 2015-10-23 14:38:05 | 显示全部楼层
回复 14# zengjie

不限面积,你做个100KV,大家看看。
发表于 2015-11-3 04:02:01 | 显示全部楼层
Interesting, and what transil ?
发表于 2021-5-31 11:06:09 | 显示全部楼层


semico_ljj 发表于 2012-8-29 10:24
这个要求高了!一般IO ESD可以8KV,再高单单提高面积是没有用的


前辈,请问一般的IO的ESD可以到8kV,有哪些方法实现,我现在电路中采用的是RC clamp结构,芯片测试出来的结果为3kV,想要达到8KV,比如我增加RC-clamp的个数
发表于 2021-6-7 13:51:32 | 显示全部楼层


xrlucky 发表于 2021-5-31 11:06
前辈,请问一般的IO的ESD可以到8kV,有哪些方法实现,我现在电路中采用的是RC clamp结构,芯片测试出来的 ...


并联三个就差不多了
发表于 2021-6-7 15:34:12 | 显示全部楼层


玖君00 发表于 2021-6-7 13:51
并联三个就差不多了


不应该只增加clamp,应该是将所有ESD通路的电路都进行放大
发表于 2021-6-7 15:44:55 | 显示全部楼层


mars0904 发表于 2021-6-7 15:34
不应该只增加clamp,应该是将所有ESD通路的电路都进行放大


是的,你这样说,更严谨一些。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:29 , Processed in 0.020961 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表