手机号码,快捷登录
找回密码
登录 注册
按照你的方法在quartus stratix III里面实验了一下。最小脉宽违规!不知道你怎么通过时序的,可以跑2.5GHz? ... kaiseradler 发表于 2012-8-16 22:54 登录/注册后可看大图
举报
Timme,你好!看了你在27楼的讲述,受益匪浅,也解决了我多年的疑惑。不过在 手动时钟树 -- 创建共同时钟路 ... ysxiliu 发表于 2012-8-17 11:09
回复 Timme 我用340F1517c4才跑2.2G?可否把你的工程发上来,我看看哪里出了问题.我的寄存器是放在同一 ... kaiseradler 发表于 2012-8-17 11:45
回复 Timme 难道用设置最大最小延迟约束clk_buf到clk_buf2,clk_buf到din_ff,clk_buf2到din_ff2, ... kaiseradler 发表于 2012-8-17 12:44
只需设clk_buf到clk_buf2即可,不设的默认走最短路径。 用set_net_delay -min/max命令约束。 Timme 发表于 2012-8-17 13:23 登录/注册后可看大图
Timme,你好,我刚开始学Quartus。您能告诉我用set_net_delay约束clk_buf到clk_buf2 的完整语句吗?在Ti ... ysxiliu 发表于 2012-8-17 14:41
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-2-23 16:05 , Processed in 0.024127 second(s), 6 queries , Gzip On, Redis On.