在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: inf

[求助] 运放slew rate时间的计算

[复制链接]
发表于 2012-9-17 19:45:48 | 显示全部楼层
发表于 2012-9-20 16:57:44 | 显示全部楼层
学习了
发表于 2012-9-20 17:30:07 | 显示全部楼层
感谢,学了这么久,还是弱,唉.....
发表于 2012-9-30 12:07:20 | 显示全部楼层
在电路没有进入非线性区工作的时候,建立时间完全是由零极点的相对位置决定的,在进入非线性后,最大的摆率限制着电路的建立时间,但是当负载电容充电到一定程度后,电路又会等效成线性区的工作状态,之后的建立时间称为小信号建立时间,也是由零极点的相对位置决定的。所以当input比较大时,每次阶跃响应的建立都要经过这两个过程。我们关心的是建立的最小时间或者在建立过程中有没有产生震荡。摆率只是一个限制因素。如果单说计算的话就是I/C的那个公式。但是这个值并不是我们主要关心的因素。
个人理解,求探讨。
发表于 2012-10-9 02:20:55 | 显示全部楼层
是可能的,比如高速RX中的前端,往往第一级是个VGA(various gain amp),就是即使第一级对某些信号位发生slewrate的情况下也还是把信号进行处理使得后面的用来做频域补偿的放大器工作在小信号状态。
发表于 2015-7-3 15:57:27 | 显示全部楼层
谢谢。。
发表于 2015-12-8 20:58:12 | 显示全部楼层
学习啦
发表于 2015-12-9 09:31:45 | 显示全部楼层
謝謝分享
发表于 2015-12-11 11:03:41 | 显示全部楼层
发表于 2017-3-13 20:30:42 | 显示全部楼层
THXXXXXXXXXXXXXXXXXXXXXXXXXXXXX
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 06:10 , Processed in 0.021728 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表