在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3435|回复: 3

[求助] 请问这种ESD的版图是怎么实现的?

[复制链接]
发表于 2012-7-12 05:33:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 zgg 于 2012-7-12 05:36 编辑

请问这种ESD的版图是怎么实现的?



ESD NMOS.jpg



还有,如下面电路所示,芯片需要外接电阻来产生偏置电流,因为压差的关系,N1前面不接电阻,
N1要做成这种ESD layout。但是N1又是运放的一部分,在仿真中还是用普通管子的model吗?谢谢!



bias.png
发表于 2012-7-12 10:29:42 | 显示全部楼层
MOS管即可,按照foundry的ESD guide做呗。
若没有其他的spice model,可以用mos管的spice model来仿真,但注意将实际的源漏区的尺寸填上。会有一些误差,但也要看foundry给你的管子的spice model对于大尺寸是否准确了。
发表于 2012-7-12 16:42:02 | 显示全部楼层
N1源端和REXT端可以串接一个100欧姆的小电阻,这样N1的源端可以缩小面积,SAB层可以不覆盖POLY
 楼主| 发表于 2012-7-15 09:31:31 | 显示全部楼层
本帖最后由 zgg 于 2012-7-15 09:41 编辑




N1源端和REXT端可以串接一个100欧姆的小电阻,这样N1的源端可以缩小面积,SAB层可以不覆盖POLY



谢谢 , 一般的话用普通MOS管+ SAB层就可实现了吧?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-9 04:06 , Processed in 0.035843 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表