在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5325|回复: 1

[求助] Xilinx 的Floating-Point IP core中除法功能不能正确仿真

[复制链接]
发表于 2012-7-11 13:15:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我要用xilinx 的Floating-Point IP core实现小数除法功能,但例化了IP core后不能仿真,仿真波形如下图:

简单仿真结果

简单仿真结果

也就是说所得的商在稳定之后就不变了,即使上面的除数和被除数都在变。
我想问的是:1:为什么除数和被除数在改变,商不改变?
                 2:为什么商在稳定之前一直在跳变?
                 3:如何正确使用该IPcore的浮点除法功能?
发表于 2012-7-11 14:55:12 | 显示全部楼层
前仿还是后仿哦?后仿存在延迟周期哦。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 09:44 , Processed in 0.020651 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表