在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 7559|回复: 19

[求助] DC-DC中误差放大器输出级的必要性

[复制链接]
发表于 2012-7-7 09:41:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一些论文中误差放大器的输出并不是直接输出PWM,而是中间用射极跟随相连接,这个射极跟随有什么作用?是必不可少的吗?
加入这一级岂不会增大功耗?  请各位大侠详解
感激不尽
误差放大器 输出级 BBS.png
发表于 2012-7-7 12:21:20 | 显示全部楼层




考虑几个点

从级联的角度,pwm产生器的input signal swing rang和EA的swing,以及ramp的swing必须匹配,比如pwm产生器是一个pmos input stage,EA的输出增加一个level shift可以很好的匹配后级的输入范围。

从noise的角度,图上EA是以OTA的形式,那么输出是high impedance,而增加buffer后变为low impedance,ramp耦合过来的noise会少很多

其他?自己考虑
 楼主| 发表于 2012-7-7 16:34:30 | 显示全部楼层


考虑几个点

从级联的角度,pwm产生器的input signal swing rang和EA的swing,以及ramp的swing必须 ...
bandgap 发表于 2012-7-7 12:21




    感谢版主的解答
从级联角度,射极跟随使得EA的输出有到地的摆幅,以便系统轻载时候能够很好的调节,射极跟随会使进入PWM端的电压下降一个Vbe,这样会使得轻载时候的误差放大信号底部失真,这样是否对系统的调节有不利之处?

小弟水平太低对
从噪声角度:“增加buffer后变为low impedance,ramp耦合过来的noise会少很多”这一点小弟不是很明白,请版主能够详解

感激不尽
发表于 2012-7-7 23:04:55 | 显示全部楼层
回复 3# 丝丁


    1) 你理解错了。加BUF本身就是为了让EA在轻载也能工作在饱和区。
轻载时候你PWM ramp一端很低,最低也到不了零。好吧,你就认为能到零。此时EA输出是不是还要个VBE电压.

2) ramp的一端是个很大的swing。通过cgd能couple到你的EA输出端。buf作用就是减弱了这个couple的影响(地阻)
发表于 2012-7-17 11:28:36 | 显示全部楼层
上面是正解

不過還有其他的考量如
1. IC設計中補償若是用MOS電容的話, 加level shift可以確保容值
发表于 2012-7-19 23:53:23 | 显示全部楼层
只是做buffer 用,沒什麼特別的考量,其實不加也還好
发表于 2012-8-16 16:20:06 | 显示全部楼层
buffer将高输出阻抗转换为低输出阻抗,将EA输出端的极点推远。
至于EA输出端的MOS工作在饱和区,可以通过合理设计RAMP信号来实现,
比如0.6~1.6V的RAMP.故buffer的作用不在于此。
发表于 2013-1-14 16:19:34 | 显示全部楼层
如果考咯功耗,那个电阻可以用有源电阻代替
发表于 2013-1-31 11:01:21 | 显示全部楼层
只是做buffer 用,沒什麼特別的考量,其實不加也還好
发表于 2013-5-17 22:27:55 | 显示全部楼层
不加是OTA,加了就是OPA,两者的补偿方式不同啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-14 01:40 , Processed in 0.045946 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表