在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: joemicy

[求助] 求助:bandgap怎么加启动电路

[复制链接]
发表于 2014-10-21 13:13:05 | 显示全部楼层
Due to the relatively high input capacitance (compared to
other  analog  to  digital  converter  architectures),  SAR  ADC's
maximum speed is dominated by sampling time of the sample
and  hold  stage.  The  second  limiting  factor  is  comparator
decision, as small differences in input voltage, namely less than
1 LSB, must be resolved within one clock period.
发表于 2014-10-21 13:13:23 | 显示全部楼层
decision, as small differences in input voltage, namely less than
1 LSB, must be resolved within one clock period.
发表于 2015-2-11 15:13:49 | 显示全部楼层
本帖最后由 银河水晶 于 2015-2-11 15:15 编辑

请问一下bandgap为什么会需要启动电路?电流为0的工作状态是为什么会存在的?能不能详细分析一下》》》》一般给的资料上是画了一个图,两个交点,一个(0,0),一个operation点。可是还是不是很明白

比如这个电路,分析一下具体工作的时候为什么可能会稳定在零电流

比如这个电路,分析一下具体工作的时候为什么可能会稳定在零电流
发表于 2016-4-1 15:13:40 | 显示全部楼层
ibias提供的偏置,而不是通过基准源产生的参考电流
发表于 2016-6-1 15:33:33 | 显示全部楼层
回复 23# 银河水晶


    C= VDD, A/B=GND,这是一个稳态,电流为0;
发表于 2016-6-1 21:40:27 | 显示全部楼层
弄一路電流出來,給電阻性負載即可
发表于 2016-6-28 14:43:43 | 显示全部楼层
学习学习
发表于 2016-6-28 17:00:14 | 显示全部楼层
pmos bias & pmos cascode
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-20 08:27 , Processed in 0.020187 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表