在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2038|回复: 0

[求助] 求助一个脚本小问题

[复制链接]
发表于 2012-5-17 16:49:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
这是我用DC综合后的图,请问我该怎么对clk_co设设置约束,它是一个经过clk_2blf分频后得到, 1.bmp
我是设置成create_generated_clock -name clk_co     -source [get_pins   b2v_inst54/clk_2blf_reg/Q]  -divide_by 2 [get_pins  b2v_inst54/U86/Y]呢?
还是设置成
create_generated_clock -name clk_co     -source [get_pins   b2v_inst54/clk_2blf_reg/Q]  -divide_by 2 [get_pins  b2v_inst54/clk_com_reg/Y]?这2个约束选哪一个正确呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 02:24 , Processed in 0.014801 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表